CPLD´S

Creación de un Sumador Binario de 1 bit

Vamos a crear un  sumador binario con carry anterior (Cin)  y carry posterior (Cout) el cual diseñaremos de forma esquemática mediante la implementación con puertas Or y And.

El entorno de trabajo será ISE WEBPACK V10.1  y el CPLD a implementar será el XV9572.

leer más…

_____________________________________________________________

CREACIÓN DE UN SÍMBOLO A PARTIR DE UN CÓDIGO VHDL

En el siguiente ejercicio realizaremos la creación de un ejercicio mediante el CPLD   XV9572 de XILINX desarrollado en el software ISE WEBPACK V10.1  de XILINX.

El ejercicio consiste en la creación de un contador binario y decodificado a BCD 7 segmentos, basados en una plantilla incluida en el software antes mencionado y que modificaremos para conseguir nuestro objetivo.

leer más…

_______________________________________________________________

CONTADOR BCD DECODIFICADO A DECIMAL

En esta práctica vamos realizar un contador bcd decodificado a decimal que consta de permiso de reloj y borrado asíncrono.

En este ejercicio realizaremos el diseño del contador mediante un decodificador de 4 bits implementado por XILINX, una puerta AND de dos entradas implementada también , un buffer de entrada para establecer una entrada de reloj (BUFGTS) y finalmente un decodificador que implementaremos nosotros mediante puertas lógicas contenidas en el software.

leer más…

___________________________________________________________________________________________

MENSAJE EN UN LCD MEDIANTE UN CPLD

En este trabajo vamos a escribir en un LCD un mensaje mediante el CPLD XC9572, todo ello mediante el interface JTAG de XILINX y en la tarjeta ‘TAD XC9572’ creada y distribuida por Abra Telecom S.L. En esta prctica el mensaje a mostrar en el display ser Daniel Villegas (c) 2011.
Para realizar el estudio del sistema comenzaremos por el LCD que vamos a utilizar:

 

leer más…

 

___________________________________________________________________________________________

 

Los comentarios están cerrados.